TTL与非门的关门电平是0.7,开门电平是2,当输入低电平与非门为0.4,输入高电平为3.1时

厦大的电子线路实验报告

实验十㈣ TTL、CMOS门电路参数及逻辑特性的测试

厦门大学 通信工程系 林XX

1、掌握TTL、CMOS与非门参数的测量方法; 2、掌握TTL、CMOS与非门逻辑特性的测量方法; 3、掌握TTL與CMOS门电路接口设计方法

TTL门电路是标准的集成数字电路,其输入、输出端均采用双极型三极管结构:凡是TTL器件特性均与TTL门电路具有相同特性故需了解TTL门电路的主要参数。

7400是TTL型中速二输入端四与非门图1是它的内部电路原理图和管脚排列图。

1、TTL与非门的主要参数: (1)输入短路电流:IIS:

与非门某输入端接地时该输入端接入地的电流。 (2)输入高电平电流 IIH:

与非门某输入端接VCC(5V)其他输入端悬空或接VCC时,鋶入该输入端的电流 TTL与非门特性如图2所示:

(3)开门电平VON:

使输出端维持低电平与非门VOL所需的最小输入高电平,通常以VO=0.4V时的Vi定义 (4)关門电平VOFF:

使输出端保持高电平VOH所允许的最大输入低电平与非门,通常以Vo=0.9VOH时的Vi定义 阀值电平VT:VT=(VOFF+VON)/2 (5)开门电阻RON:

某输入端对地接入电阻(其他懸空),使输出端维持低电平与非门(通常以VO=0.4V)所需的最小电阻值

(6)关门电阻ROFF:

某输入端对地接入电阻(其他悬空),使输出端保持高电平VOH(通常以VO=0.9VOH所允许的最大电阻值)

TTL与非门输入端的电阻负载特性曲线如图3所示。

(7)输出低电平与非门负载电流IOL:输出保持低电平與非门VO=0.4V时允许的最大灌流(如图4); (8)输出高电平负载电流IOH:输出保持高电平VO=0.9VOH时允许的最大拉流;

(9)平均传输延迟时间tpd:

1开通延迟时間tOFF:输入正跳变上升到1.5V相对输出负跳变下降到1.5V的时间间隔; ○

2关闭延迟时间tON:输入负跳变上升到1.5V相对输出正跳变下降到1.5V的时间间隔; ○

3平均传输延迟时间:开通延迟时间与关闭延迟时间的算术平均值tpd=(tON+tOFF)/2 ○

Word文档免费下载:

(下载1-7页,共7页)

数字电子技术(第2版) 第一套 A 卷

┅、单选题(每题1分)

1. 回差是( B )电路的特性参数

2. 石英晶体多谐振荡器的主要优点是( B )。

3. 对TTL 与非门多余输入端的处理不能将它们( B )。

4. TTL 与非门的关门電平是0.8V 开门电平是2V ,当其输入低电平与非门为0.4V 输入高电平

为3.2V 时,其低电平与非门噪声容限为( C )

6. 在什么情况下“与非”运算的结果是逻輯0。 ( D )

A .全部输入是0 B. 任一个输入是0 C. 仅一个输入是0 D. 全部输入是1

7. 组合逻辑电路( D )

A 一定是用逻辑门构成的

B 一定不是用逻辑门构成的

C 一定是鼡集成逻辑门构成的

8. 已知逻辑函数的真值表如下,其表达式是( C )

压称为输出高电平VOH

输出低电平與非门VOL的测试方法:输入端为开门电平,输出端接316Ω负载电阻条件下测得的输出端电压称为输出低电平与非门VOL

IIH指当一个输入端接高电位,而其他输入端接地时的输入电流

扇入系数指门的输入端数,扇出系数指一个门能够驱动同类型门的个数

传输延时tpd和速度-功耗积

传輸延时是指与非门输出波形相对于输入波形的延时,如图3.15所示输出波形下降沿的50%相对输入波形上升沿的50%之间的时间间隔叫做导通延时tpHL;輸出波形上升沿的50%相对输入波形下降沿的50%之间的时间间隔叫做关闭延时tpLH;平均传输延时(简称传输延时)tpd=(tpHL+tpLH)/2。

TTL门的传输延时在3ns到40ns之间

門的传输延时和空载导通功耗的乘积称为速度-功耗积,其值越小越好

由分析部分得知,开门电平和关门电平的大小影响器件的抗干扰能力所以本题的答案为(A)。

我要回帖

更多关于 低电平与非门 的文章

 

随机推荐